多聲道氣體超聲波流量計(jì)信號(hào)處理探討 四十七
在FPGA主動(dòng)方式下,由目標(biāo)FPGA來(lái)主動(dòng)輸出控制和同步信號(hào)(包括配置時(shí)鐘)給其專用的一種串行配置芯片(EPCSl,EPCS4等),在配置芯片收到命令后,就把配置數(shù)據(jù)發(fā)到FPGA,完成配置過(guò)程。在FPGA被動(dòng)方式下,由系統(tǒng)中的其他設(shè)備發(fā)起并控制配置過(guò)程。FPGA在配置過(guò)程中完全處于被動(dòng)地位,只是輸出一些狀態(tài)信號(hào)來(lái)配合配置過(guò)程。
JTAG是IEEEl 149.1邊界掃描測(cè)試的標(biāo)準(zhǔn)接口,從JTAG接口進(jìn)行配置可以使用Altera的下載電纜,通過(guò)QuartusII工具下載。
在本系統(tǒng)中,使用了2種配置方式,即AS方式和JTAG方式。這2種配置方式可以共同使用,只需在板子上放置2套接線柱即可,下載電纜采用ByteBlasterlI。
超聲波流量計(jì)