在DAC0832內部管腳11(Ioutl)和管腳8(Vref)之間連接的是R~2R倒T型電阻譯碼網絡的等效電阻Req,這個阻值通過DAC0832的8位數字量輸入端可控,將該電阻連接在運算放大器AD823的輸出端(管腳1)和反相輸入端(管腳2)之間,成為可控反饋電阻Rf。在DAC0832內部管腳9(Rfb)與管腳1 I(Ioutl)之間跨接的電阻Rfb恰好成為運放反相輸入端與輸入信號源之間的外接電阻,從而使運放組成一個典型的反相比例運算放大器。
3.2.5電壓比較模塊Ⅲ
電壓比較電路的作用是準確地確定超聲波接收時間,同時產生一個上升沿觸發信號,用此信號對主計時器進行觸發,停止計時。超聲波接收信號經過放大、濾波等處理后,進入電壓比較電路。在有效波峰值采用保持電路~節中,電壓比較電路的門檻電壓不能選擇理想的0V,所以本系統中電壓比較模塊的門檻電壓選擇+O.2V。圖3-18即為FPGfl計時器邏輯控制時序圖,圖中CPU驅動信號為超聲波觸發脈沖群信號,同時也為FPGk計數器啟動信號。接收允許信號為模擬開關的控制信號,屬于一種抗干擾設計,只有在接收信號進入比較電路的時間段內系統才打開接收控制。D+O.2是指比較器門檻電壓為+O.2V時從比較器輸出的信號,用這個信號的上升沿作為FPGA計時器計時停止的觸發信號。
超聲波流量計